インテル チック・タック

チック・タック戦略 (チクタク戦略、Intel Tick-Tock)とは、インテル社が2006年から2015年まで採用していた開発ロードマップモデル。

便宜上、本稿ではその後継モデルであるプロセス・アーキテクチャ最適化についても併記する。

概要

編集

同社の主力製品である、PCないしサーバ向け(いわゆる「メインストリーム」)のマイクロプロセッサの設計と製造において、前世代から論理設計ないしマスクパターンを基本的に変更せずプロセスルールを縮小した世代を「チック」、逆に、前世代からプロセスルールはそのままでプロセッサの設計を更新した世代を「タック」と呼ぶこととし[1]、毎年「チック」と「タック」を繰り返すことで、スムーズな製造プロセスの立ち上げと、定期的な新製品の市場投入、予見性の向上を意図したものである。

この戦略は2006年のCoreマイクロアーキテクチャから採用され、2015年のSkylakeマイクロアーキテクチャまで10年近く続いたが、製造プロセス微細化の継続が困難を極めていくようになったことで事実上破綻した。

インテルは2016年に従来の「プロセス」(チック)「アーキテクチャ」(タック)に「最適化」(俗に「タック+」とも呼ばれる[2])の世代を加えた3ステージ制である、プロセス・アーキテクチャ最適化モデルへの転換を発表した[3][4][5]

プロセス・アーキテクチャ最適化

編集

プロセス・アーキテクチャ最適化(英語: Process-Architecture-Optimization model)は、Intelが2016年に採用したプロセッサ開発モデルである。この3フェーズモデルでは、ダイの縮小の後に、マイクロアーキテクチャの変更が行われ、その後、最適化が行われる。これは、2006年にIntelが採用した2フェーズのTick-tockモデルを置き換えるものである。Intelによると、以前のモデルは、現在では持続可能なものではなくなっている[6][7][8][9]

ロードマップ

編集
戦略 アーキテクチャ 世代 製造プロセス 正式発表 コードネーム
サーバー デスクトップ モバイル
チック NetBurst Cedar Mill 65nm 2006/01/05 Tulsa
Dempsey
Presler
Cedar Mill
Pentium M Yonah 2006/01/05 Sossaman Yonah
タック Core Merom 2006/06/26[10] Tigerton
Clovertown
Woodcrest
Kentsfield
Conroe
Allendale
Merom
チック Penryn 45nm 2007/11/11[11] Dunnington
Harpertown
Yorkfield
Wolfdale
Penryn
タック Nehalem Nehalem 2008/11/18[12] Beckton
Gainestown
Bloomfield
Lynnfield
Clarksfield
チック Westmere 32nm 2010/01/07[13] Westmere-EX/EP Gulftown
Clarkdale
Arrandale
タック Sandy Bridge Sandy Bridge 2011/01/06[14] Sandy Bridge-EP/EN Sandy Bridge-E/DT Sandy Bridge-M
チック Ivy Bridge 22nm 2012/04/24 Ivy Bridge-EX/EP/EN Ivy Bridge-E/DT Ivy Bridge-M
タック Haswell Haswell 2013/06/04 Haswell-EX/EP/EN Haswell-E/DT Haswell-M/H/U/Y
チック Broadwell[15] 14nm[16] 2014/09/05[17] Broadwell-EX/EP/DE
Hewitt Lake
Broadwell-E/DT Broadwell-H/U/Y
タック Skylake Skylake[15] 2015/08/05 Skylake-SP/W Skylake-X/S Skylake-H/U/Y
最適化 Kaby Lake 14nm+ 2016/08/30 Kaby Lake-X/S Kaby Lake-G/H/U/Y
Amber Lake-Y
Coffee Lake 14nm++ 2017/09/24 Coffee Lake-S Coffee Lake-B/H/U
Whiskey Lake-U
Cascade Lake 2019/04/02 Cascade Lake-AP/SP/W Cascade Lake-X
Comet Lake 2019/08/21[18] Comet Lake-S Comet Lake-H/U
Cooper Lake 2020/06/18 Cooper Lake-SP
量産失敗 Palm Cove[19] 10nm 2018/05/16 Cannon Lake-U
プロセス
+
アーキテクチャ
Sunny Cove Sunny Cove 2019/05/28[20] Ice Lake-SP/W/D Ice Lake-U/Y
最適化 Willow Cove 10nm SuperFin 2020/09/02[21] Tiger Lake-B/H/UP3/UP4
バックポート Cypress Cove 14nm++ 2021/03/16[22] Rocket Lake-S
プロセス
+
アーキテクチャ
Golden Cove Golden Cove
(Gracemont)
Intel 7[23] 2021/10/27[24] Sapphire Rapids-HBM/SP/W Alder Lake-S Alder Lake-HX/H/P/U
最適化 Raptor Cove
(Gracemont)
2022/09/27 Emerald Rapids-SP Raptor Lake-S Raptor Lake-HX/H/P/U
プロセス Redwood Cove
(Crestmont)
Intel 4[23] 2023/12/14 Meteor Lake-H/U
Intel 3 2024/06/04 Granite Rapids-AP
Sierra Forest-SP英語版
Arrow Lake-U
アーキテクチャ Lion Cove Lion Cove
(Skymont)
TSMC N3B 2024/09/03 Arrow Lake-S Arrow Lake-HX/H
Lunar Lake-V

脚注

編集
  1. ^ インテルのチックタック戦略
  2. ^ 株式会社インプレス (2016年7月19日). “【笠原一輝のユビキタス情報局】 Intel、2018年に14nmの新CPU“Coffee Lake”を投入 ~10nmに微細化されるCannon Lakeと並列投入” (日本語). PC Watch. https://pc.watch.impress.co.jp/docs/column/ubiq/1010830.html 2018年11月8日閲覧。 
  3. ^ 2015 Annual Report and Form 10-K” (PDF) (英語). Intel Corporation. p. 14 (2016年2月12日). 2018年11月8日閲覧。
  4. ^ インテル、チックタック戦略から新モデルに移行--ムーアの法則の停滞が浮き彫りに - ZDNet Japan
  5. ^ Intelが「チックタック」戦略を廃止して3ステージ制を採用、ユーザーへの影響とは?」『GIGAZINE』。2018年9月24日閲覧。
  6. ^ Cutress. “Intel’s ‘Tick-Tock’ Seemingly Dead, Becomes ‘Process-Architecture-Optimization’”. 2016年3月22日閲覧。
  7. ^ eTeknix.com (23 March 2016). “Intel Ditches 'Tick-Tock' for 'Process-Architecture-Optimization' - eTeknix”. 23 March 2016閲覧。
  8. ^ Intel Tick-Tock Processor Model Replaced With Process-Architecture-Optimization - Legit Reviews” (23 March 2016). 23 March 2016閲覧。
  9. ^ Intel 7th Gen Core: Process Architecture Optimization” (30 August 2016). 30 August 2016閲覧。
  10. ^ Intel CEO: Latest Platforms, Processors Form New Foundations For Digital Entertainment And Wireless Computing, Intel Unveils World's Best Processor
  11. ^ Intel Unveils 16 Next-Generation Processors, Including First Notebook Chips Built on 45nm Technology
  12. ^ Intel Launches Fastest Processor on the Planet
  13. ^ Revolutionizing How We Use Technology—Today and Beyond
  14. ^ Intel Sandy Bridge chip coming January 5
  15. ^ a b After Intel's Haswell comes Broadwell - SemiAccurate
  16. ^ Mark Bohr (2011年5月). “Intel’s Revolutionary 22 nm Transistor Technology” (PDF) (英語). Intel Corporation. 2018年11月8日閲覧。
  17. ^ Mark Bohr (2009年2月10日). “Intel 32nm Technology” (PDF). Intel Corporation. 2018年11月8日閲覧。
  18. ^ 第10世代Coreの複雑怪奇なプロセッサナンバーを理解する”. PC Watch. 2020年4月4日閲覧。
  19. ^ “Folsom Power/Performance Engineer Job - CA, 95630”. (2013年8月9日). オリジナルの2013年8月29日時点におけるアーカイブ。. https://archive.fo/mMDac 2018年11月8日閲覧。 
  20. ^ Intel Launches First 10th Gen Intel Core Processors: Redefining the Next Era of Laptop Experiences” (英語). Intel Newsroom. 2019年8月7日閲覧。
  21. ^ Intel Launches World's Best Processor for Thin-and-Light Laptops:...” (英語). Intel. 2021年12月25日閲覧。
  22. ^ 株式会社インプレス (2021年3月17日). “Intelの最新CPU「Rocket Lake-S」が3月30日に発売、Core i9-11900Kは税込77,800円17日から予約スタート”. AKIBA PC Hotline!. 2021年8月19日閲覧。
  23. ^ a b Intel Accelerates Process and Packaging Innovations” (英語). Intel Corporation. 2021年7月27日閲覧。
  24. ^ インテル、第12世代インテル® Core™ プロセッサー・ファミリーを発表 世界最高レベルのゲーミング・プロセッサー、インテル® Core™ i9-12900K プロセッサー登場”. インテル ニュースルーム. 2021年12月25日閲覧。

外部リンク

編集